서브메뉴
검색
상세정보
논리회로 설계
논리회로 설계
상세정보
- 자료유형
- 단행본(국내)
- 언어부호
- 본문언어 - kor
- 청구기호
- 저자명
- 서명/저자
- 논리회로 설계 / 송상훈 ; 한동일 지음
- 여러형태제목
- [대등표제]Logic circuit design
- 발행사항
- 형태사항
- 503 p. : 천연색삽화 ; 24 cm
- 주기사항
- 부록: 1. 부울 대수 정리 요약, 2. 게이트 기호와 진리표, 3. 플립플롭 기호, 특성표, 특성식과 여기표. 외
- 주기사항
- 색인수록
- 키워드
- 기타저자
- 전자적 위치 및 접속
- 원문정보보기
- 책소개
-
컴퓨터공학 또는 전자공학에서 논리회로 설계와 관련된 과목의 교재로 사용할 수 있다. 논리회로 설계와 관련된 핵심적인 내용들을 간결하게 정리하였고, 각 장에 이해를 돕기 위한 적절한 예제, 단원요약을 수록하였다. 부울 대수 정리, 설계 모듈들을 요약하여 부록에 수록하여 쉽게 찾아 볼 수 있도록 하였다.
논리회로 설계와 관련하여 실습을 진행할 수 있도록 부록에 12가지의 실습 내용을 포함하여서 따로 실습 내용들을 준비할 필요가 없게 하였다. 실습 진행을 위한 시뮬레이터 툴은 일반적으로 사용하는 타이밍도 기반이 아닌 입출력 컴포넌트 기반인 logisim을 사용하여 학생들로부터 흥미를 유발시키기 쉽게 하였다.
논리회로 설계에서 VHDL의 중요성을 인식시키고, VHDL 언어의 특징과 중요 기능을 짧은 시간에 습득할 수 있도록 VHDL 언어에 대한 내용과 VHDL을 이용한 회로 설계의 핵심적인 부분을 추가하였다.
MARC
008160128s2015 ggka 001c kor■001MOKWON01104317
■00520170928144412
■007ta
■008160128s2015 ggka 001c kor
■020 ▼a9788970508603▼g93560▼c\27000
■035 ▼a(KERIS)BIB000013996023
■040 ▼a211014▼c211014▼d225006
■0410 ▼akor
■08204▼a621.395▼222
■090 ▼a621.395▼b송51논
■1001 ▼a송상훈
■24510▼a논리회로 설계▼d송상훈▼e한동일 지음
■24611▼aLogic circuit design
■260 ▼a파주▼b생능출판▼c2015
■300 ▼a503 p.▼b천연색삽화▼c24 cm
■500 ▼a부록: 1. 부울 대수 정리 요약, 2. 게이트 기호와 진리표, 3. 플립플롭 기호, 특성표, 특성식과 여기표. 외
■500 ▼a색인수록
■653 ▼a컴퓨터공학▼a전자공학▼a논리회로▼a회로설계
■7001 ▼a한동일
■85641▼3Table of Contents▼uhttp://www.riss.kr/Keris_abstoc.do?no=13996023
■999 ▼a박흥준▼c최지연


